Repositorio Dspace

Arquitectura Reconfigurable para la Implementación de Algoritmos de Criptología y Compresión de Datos

Mostrar el registro sencillo del ítem

dc.contributor.author Coutiño Ruíz, Juan Enrique
dc.contributor.author De la Cruz Martínez, José Ángel
dc.date.accessioned 2021-07-27T18:05:34Z
dc.date.available 2021-07-27T18:05:34Z
dc.date.issued 2010-06
dc.identifier.issn 2010006
dc.identifier.uri http://repositorio.digital.tuxtla.tecnm.mx/xmlui/handle/123456789/2707
dc.description.abstract En esta residencia se plantea una propuesta para el diseño e implementación de algoritmos de criptografía y compresión de datos en base a una arquitectura de tipo FPGA (Field Programmble Gate Array). Este tipo de dispositivo se enlazara vía USB con un CPU para trabajar con el software LabView 8.6 para tener una interfaz grafica y así mismo realizar la tarea del encriptado de datos por medio del algoritmo de encriptación Rijndael, diseñado por Joan Daemen y Vincent Rijmen que fue elegido como el algoritmo de encriptación estándar (AES). El algoritmo Rijndael es un sistema simétrico de cifrado por bloques, por tanto utiliza la misma clave para el proceso de cifrado como para el proceso de descifrado. Su diseño permite la utilización de claves de sistema con longitud variable siempre que sea múltiplo de 4 bytes. La longitud de las claves utilizadas por defecto son 128 (AES 128), 192 (AES 192) y 256 (AES 256) bits. es_MX
dc.language.iso es es_MX
dc.relation.ispartofseries RESID.PROF.;MDRPIEL2010006
dc.subject Algoritmo es_MX
dc.subject Criptografía es_MX
dc.subject Compresión de datos es_MX
dc.title Arquitectura Reconfigurable para la Implementación de Algoritmos de Criptología y Compresión de Datos es_MX
dc.type Technical Report es_MX


Ficheros en el ítem

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem

Buscar en DSpace


Búsqueda avanzada

Listar

Mi cuenta